(以下兩個(gè)模塊采用fpga解決)
型號(hào): ZFQ500PS5VA
技術(shù)附件:
產(chǎn)品指標(biāo):
一、采集模塊 FPGA 母板
(1)接口: 1 個(gè) PCIE 接口 1 個(gè) USB 接口 1 個(gè) Ethernet 接口 2 個(gè) SGMII 接口 1 個(gè) UART 接口 1 個(gè) HMC 接口
二、窄脈沖發(fā)生模塊
(1) 總共四路脈沖信號(hào),四路信號(hào)同步,重復(fù)周期 100us;
(2) 第一路脈沖信號(hào) 脈寬從 0.5ns 到 20ns 可調(diào),調(diào)整步長(zhǎng) 0.5ns; 延時(shí)可調(diào),調(diào)整范圍 10ns~100us,調(diào)整步長(zhǎng)與脈沖寬度有關(guān); 輸出電壓從 2~5V 可調(diào); 上升沿 130ps。 (3) 第二、三路脈沖信號(hào), 脈寬從 20ns~400ns 可調(diào),調(diào)整步長(zhǎng) 20ns; 延時(shí)可調(diào),調(diào)整范圍 10ns~100us,調(diào)整步長(zhǎng) 10ns; 輸出信號(hào)為單端輸出,電壓 2~5V 可調(diào); 輸出信號(hào)上升沿 2ns。
(4) 第四路脈沖信號(hào), 脈寬從 20ns~400ns 可調(diào),調(diào)整步長(zhǎng) 20ns; 延時(shí)可調(diào),調(diào)整范圍 10ns~100us,調(diào)整步長(zhǎng) 10ns; 輸出信號(hào)為單端輸出,輸出電壓 3.3V; 輸出信號(hào)上升沿 2ns。
(5)模塊尺寸:<360mm*360mm*90mm
三、采集模塊采集子卡
(1)采樣率:2GSPS;
(2)采樣位數(shù):8 位;
(3)耦合方式:交流耦合;
(4)模擬信號(hào)帶寬:大于 1GHz;
(5)信號(hào)接口:SMA;
(6)數(shù)字接口:HMC;
(7)帶平均功能,平均次數(shù):2^15~2^18
型號(hào): ZFQ500PS5VA
技術(shù)附件:
產(chǎn)品指標(biāo):
一、采集模塊 FPGA 母板
(1)接口: 1 個(gè) PCIE 接口 1 個(gè) USB 接口 1 個(gè) Ethernet 接口 2 個(gè) SGMII 接口 1 個(gè) UART 接口 1 個(gè) HMC 接口
二、窄脈沖發(fā)生模塊
(1) 總共四路脈沖信號(hào),四路信號(hào)同步,重復(fù)周期 100us;
(2) 第一路脈沖信號(hào) 脈寬從 0.5ns 到 20ns 可調(diào),調(diào)整步長(zhǎng) 0.5ns; 延時(shí)可調(diào),調(diào)整范圍 10ns~100us,調(diào)整步長(zhǎng)與脈沖寬度有關(guān); 輸出電壓從 2~5V 可調(diào); 上升沿 130ps。 (3) 第二、三路脈沖信號(hào), 脈寬從 20ns~400ns 可調(diào),調(diào)整步長(zhǎng) 20ns; 延時(shí)可調(diào),調(diào)整范圍 10ns~100us,調(diào)整步長(zhǎng) 10ns; 輸出信號(hào)為單端輸出,電壓 2~5V 可調(diào); 輸出信號(hào)上升沿 2ns。
(4) 第四路脈沖信號(hào), 脈寬從 20ns~400ns 可調(diào),調(diào)整步長(zhǎng) 20ns; 延時(shí)可調(diào),調(diào)整范圍 10ns~100us,調(diào)整步長(zhǎng) 10ns; 輸出信號(hào)為單端輸出,輸出電壓 3.3V; 輸出信號(hào)上升沿 2ns。
(5)模塊尺寸:<360mm*360mm*90mm
三、采集模塊采集子卡
(1)采樣率:2GSPS;
(2)采樣位數(shù):8 位;
(3)耦合方式:交流耦合;
(4)模擬信號(hào)帶寬:大于 1GHz;
(5)信號(hào)接口:SMA;
(6)數(shù)字接口:HMC;
(7)帶平均功能,平均次數(shù):2^15~2^18
本項(xiàng)目中包含更多內(nèi)容
您需要 登錄 才可以查看內(nèi)容和下載附件,
沒有賬號(hào)?立即注冊(cè)